• sales@hdv-tech.com
  • 24H အွန်လိုင်းဝန်ဆောင်မှု-
    • 7189078c
    • sns03
    • 6660e33e
    • youtube သည် 拷贝
    • အင်စတာဂရမ်

    အလိုအလျောက်ညှိနှိုင်းနိုင်မှုနှင့်အတူ၊ ဤ Ethernet switch ထုတ်ကုန်သည် အံ့သြဖွယ်ကောင်းသည်။

    ပို့စ်အချိန်- ဧပြီလ 02-2022

    ADI ADIN2111 Ethernet ခလုတ်သည် အောက်ပါအကြောင်းအရာ၏ အဓိက နိဒါန်းအရာဖြစ်သည်။ဤဆောင်းပါးမှတဆင့် အယ်ဒီတာသည် လူတိုင်းသည် ၎င်း၏ဆက်စပ်အခြေအနေနှင့် အချက်အလက်များကို ဗဟုသုတနှင့် နားလည်မှုအချို့ရှိနိုင်မည်ဟု မျှော်လင့်ပါသည်။အသေးစိတ်အချက်အလက်များမှာ အောက်ပါအတိုင်းဖြစ်သည်။

    ADIN2111 သည် 10BASE-T1L PHY နှင့် Serial Peripheral Interface (SPI) ပေါက်ကို ပေါင်းစပ်ထားသည့် ပါဝါနည်းပါးသော၊ ရှုပ်ထွေးမှုနည်းသော၊ Dual Ethernet port switch ဖြစ်သည်။စက်သည် စက်မှုအီသာနက်အက်ပလီကေးရှင်းများအတွက် ပါဝါနည်းပါးသော ပါဝါကန့်သတ် node ကိုအသုံးပြုပြီး IEEE® 802.3cg-2019™ Ethernet စံနှုန်းနှင့်အညီ 10 Mbps Single Pair Ethernet (SPE) အကွာအဝေးအတွက်ဖြစ်သည်။ခလုတ် (ဖြတ်တောက်ခြင်း သို့မဟုတ် စတိုးဆိုင်နှင့် ရှေ့သို့) သည် Ethernet အပေါက်နှစ်ခုနှင့် SPI လက်ခံဆောင်ရွက်ပေးသည့် ပို့တ်ကြားတွင် ကေဘယ်ကြိုးစနစ်များကို ပံ့ပိုးပေးကာ လိုင်း၊ daisy-chain သို့မဟုတ် ring network topologies အတွက် လိုက်လျောညီထွေရှိသော ဖြေရှင်းချက်ကို ပေးစွမ်းသည်။

    ADIN2111 သည် အလွန်နိမ့်သောပါဝါစားသုံးမှု 77 mW ဖြင့် 1700 မီတာအထိ ကေဘယ်လ်ရောက်ရှိမှုကို ပံ့ပိုးပေးသည်။IEEE 802.3cg စံနှုန်းတွင် သတ်မှတ်ထားသည့်အတိုင်း 1.0 V pp နှင့် 2.4 V pp လည်ပတ်မှုကို PHY core နှစ်ခုက ပံ့ပိုးထားပြီး 1.8 V သို့မဟုတ် 3.3 V ထောက်ပံ့ရေးရထားတစ်ခုမှ ပါဝါအသုံးပြုနိုင်သည်။ADIN2111 ကို စက်ပစ္စည်းသည် Ethernet အပေါက်နှစ်ခုကြား အသွားအလာကို အလိုအလျောက် လွှဲပြောင်းပေးသည့် စီမံခန့်ခွဲမထားသော ဖွဲ့စည်းမှုပုံစံဖြင့် ရနိုင်ပါသည်။

    စက်ပစ္စည်းသည် ခလုတ်တစ်ခု၊ Ethernet ရုပ်ပိုင်းဆိုင်ရာအလွှာ (PHY) cores နှစ်ခုကို မီဒီယာဝင်ရောက်ထိန်းချုပ်မှု (MAC) အင်တာဖေ့စ်များနှင့် ပေါင်းစပ်ထားပြီး ဆက်စပ်နေသော analog circuitry၊ input နှင့် output clock buffering ကိရိယာများအားလုံးကို ပေါင်းစပ်ထားသည်။စက်တွင် အတွင်းပိုင်းကြားခံတန်းစီများ၊ SPI နှင့် စနစ်ခွဲစာရင်းသွင်းမှုများ၊ ပြန်လည်သတ်မှတ်ခြင်းနှင့် နာရီထိန်းချုပ်ခြင်းနှင့် ဟာ့ဒ်ဝဲပင်တွယ်ဖွဲ့စည်းမှုတို့ကို စီမံခန့်ခွဲရန် လော့ဂျစ်ကို ထိန်းချုပ်ခြင်းတို့လည်း ပါဝင်သည်။

    ADIN2111 သည် ပိုမိုကောင်းမွန်သော စနစ်အဆင့် ကြံ့ခိုင်မှုအတွက် ဗို့အားထောက်ပံ့မှု စောင့်ကြည့်ပတ်လမ်းနှင့် ပါဝါ-ဖွင့်-ပြန်လည်သတ်မှတ်ခြင်း (POR) ဆားကစ်ပတ်လမ်းတို့ကို ပေါင်းစပ်ထားသည်။host နှင့် ဆက်သွယ်ရာတွင် အသုံးပြုသည့် 4-wire SPI ကို OPEN Alliance SPI သို့မဟုတ် Generic SPI အဖြစ် သတ်မှတ်နိုင်ပါသည်။မုဒ်နှစ်ခုစလုံးသည် ရွေးချယ်နိုင်သောဒေတာကာကွယ်မှု သို့မဟုတ် Cyclic Redundancy Check (CRC) ကို ပံ့ပိုးပေးသည်။

    သက်ဆိုင်ရာ PHY ၏ System Interrupt Mask မှတ်ပုံတင်ခြင်း (CRSM_IRQ_MASK) တွင် CRSM_HRD_RST_IRQ_EN ဘစ်ကို သတ်မှတ်ခြင်းဖြင့် ADIN2111 ၏ PHY တစ်ခုစီကို ဟာ့ဒ်ဝဲလ်ပြန်လည်သတ်မှတ်ပြီးနောက် (RESET ပင်နံပါတ် နိမ့်သွားသည်) ကို ဖန်တီးရန်အတွက်လည်း စီစဉ်သတ်မှတ်နိုင်သည်။PHY နှစ်ခုစလုံးသည် ဟာ့ဒ်ဝဲကြားဖြတ်မှုများကို ဖန်တီးရန်အတွက် အသုံးပြုသော်လည်း၊ ဤရည်ရွယ်ချက်အတွက် PHY 1 ကို အကြံပြုထားသည်။SPI မာစတာသည် INT pin မှ ဟာ့ဒ်ဝဲကြားဖြတ်တောက်ခြင်းကို လက်ခံရရှိပြီးနောက်၊ status register 0 တွင် PHYINT bit (အသီးသီး၊ P2_PHYINT ဘစ်) (အသီးသီး၊ status register 1) ကိုလည်း 1 ဟု သတ်မှတ်ထားပြီး PHY 1 မှ ကြားဖြတ်အား အသိပေးခြင်း (အသီးသီး၊ PHY၊ ၂)။ထို့နောက် သက်ဆိုင်ရာ PHY ၏ စနစ်နှောင့်ယှက်မှုအခြေအနေ မှတ်ပုံတင်ခြင်း (CRSM_IRQ_STATUS) တွင် CRSM_HRD_RST_IRQ_LH ဘစ်ကို အသုံးပြု၍ ကြားဖြတ်၏အရင်းအမြစ်ကို စစ်ဆေးနိုင်သည်။

    ပြင်ပအိမ်ရှင် ထိန်းချုပ်ကိရိယာကို အသုံးပြု၍ စနစ်အတည်ပြုခြင်းအတွက်၊ ADIN2111 ၏ PHY တစ်ခုစီသည် CRSM_SW_IRQ_REQ ဘစ်ကို အသုံးပြု၍ System Interrupt Mask Register (CRSM_IRQ_MASK) ရှိ CRSM_SW_IRQ_REQ ဘစ်ကို အသုံးပြု၍ INT ပင်တွယ်တွင် ဟာ့ဒ်ဝဲလ်ပြတ်တောက်မှုကို ဖန်တီးရန် တောင်းဆိုနိုင်သည်။PHY နှစ်ခုစလုံးသည် ဟာ့ဒ်ဝဲကြားဖြတ်မှုများကို ဖန်တီးရန်အတွက် အသုံးပြုသော်လည်း၊ ဤရည်ရွယ်ချက်အတွက် PHY 1 ကို အကြံပြုထားသည်။SPI မာစတာသည် INT pin မှ ဟာ့ဒ်ဝဲကြားဖြတ်တောက်ခြင်းကို လက်ခံရရှိပြီးနောက်၊ status register 0 တွင် PHYINT bit (အသီးသီး၊ P2_PHYINT ဘစ်) (အသီးသီး၊ status register 1) ကိုလည်း 1 ဟု သတ်မှတ်ထားပြီး PHY 1 မှ အနှောင့်အယှက်ကို အသိပေးခြင်း (အသီးသီး၊ PHY၊ ၂)။ထို့နောက် သက်ဆိုင်ရာ PHY ၏ စနစ်နှောင့်ယှက်မှု အခြေအနေ မှတ်ပုံတင်ခြင်း (CRSM_IRQ_STATUS) တွင် CRSM_SW_IRQ_LH ဘစ်ကို အသုံးပြု၍ ကြားဖြတ်၏ အရင်းအမြစ်ကို စစ်ဆေးနိုင်ပါသည်။

    ADIN2111 PHY တစ်ခုစီသည် စနစ် error နှောင့်ယှက်ခြင်းကို ထုတ်ပေးနိုင်သည်။ကြားဖြတ်အလံများသည် သက်ဆိုင်ရာ PHY ၏ စနစ်နှောင့်ယှက်မှုအခြေအနေ မှတ်ပုံတင်ခြင်း (CRSM_IRQ_STATUS) ၏ သီးသန့်ဘစ်အပိုင်းတွင် တည်ရှိပါသည်။စနစ်အမှားအယွင်းများ နှောင့်ယှက်မှုများကို ဖွင့်ရန်အတွက် စနစ်နှောင့်ယှက်သည့်မျက်နှာဖုံး မှတ်ပုံတင်ခြင်း (CRSM_IRQ_MASK) ကို သက်ဆိုင်ရာ PHY တွင် ပြင်ဆင်သတ်မှတ်ရပါမည်။ကြားဖြတ်ဖုံးကွယ်ခြင်းဆိုင်ရာ အသေးစိတ်အချက်အလက်များအတွက် ဇယား 212 ကို ကြည့်ပါ။ADIN2111 သည် PHY နှစ်ခုထဲမှ တစ်ခုမှ စနစ်အမှားအယွင်းတစ်ခုမှ နှောင့်ယှက်ခံရခြင်းမှ ပြန်လည်ရယူရန် ဟာ့ဒ်ဝဲပြန်လည်သတ်မှတ်ခြင်းကို ခံယူရပါမည် (CRSM_IRQ_STATUS သီးသန့်ဘစ်သည် သက်ဆိုင်ရာ PHY တွင် 1 ကိုဖတ်သည်)။

    ADIN2111 တွင် ချစ်ပ်အား ပါဝါတက်သည့်အစီအစဥ်ကို မစတင်မီ သင့်လျော်သော ဗို့အားထောက်ပံ့မှုရှိကြောင်း သေချာစေရန် ပါဝါထောက်ပံ့မှု စောင့်ကြည့်ပတ်လမ်းတစ်ခု ပါဝင်သည်။ပါဝါဖွင့်ချိန်အတွင်း၊ ADIN2111 သည် ထောက်ပံ့မှုတစ်ခုစီသည် ၎င်း၏နိမ့်ဆုံးမြင့်တက်မှုအဆင့်ထက်ကျော်လွန်သည်အထိ ဟာ့ဒ်ဝဲပြန်လည်သတ်မှတ်မှုအခြေအနေတွင် ကျန်ရှိနေပြီး ထောက်ပံ့မှုကောင်းမွန်သည်ဟု ယူဆပါသည်။

    ဟာ့ဒ်ဝဲပြန်လည်သတ်မှတ်ခြင်းကို ပါဝါ-ဖွင့်ပြန်လည်သတ်မှတ်မှုပတ်လမ်းမှ စတင်လုပ်ဆောင်သည် သို့မဟုတ် RESET ပင်နံပါတ်အား အနည်းဆုံး 10 µs အနိမ့်ဆုံးမောင်းနှင်ခြင်းဖြင့် စတင်သည်။ADIN2111 တွင် 1 µs ထက်တိုသော pulses များကို ငြင်းပယ်ရန် ဤ pin တွင် deglitch circuit တစ်ခု ပါဝင်သည်။RESET ပင်နံပါတ်ကို ဖျက်သိမ်းလိုက်သောအခါ၊ အဝင်/အထွက် (I/O) ပင်များအားလုံးကို tri-state မုဒ်တွင် ကျန်ရှိနေသည်၊ ဟာ့ဒ်ဝဲလ်ဖွဲ့စည်းမှုဆိုင်ရာ ပင်နံပါတ်များကို latched လုပ်ပြီး I/O ပင်များကို ၎င်းတို့၏ လုပ်ဆောင်မှုမုဒ်တွင် စီစဉ်သတ်မှတ်ထားသည်။ပြင်ပနှင့် အတွင်းပိုင်းပါဝါထောက်ပံ့မှုအားလုံး မှန်ကန်ပြီး တည်ငြိမ်သောအခါတွင် crystal oscillator circuit ကို ဖွင့်ထားသည်။crystal သည် စတင်ပြီး တည်ငြိမ်ပြီးနောက်၊ phase-locked loop (PLL) ကို ဖွင့်ထားသည်။RESET ပင်နံပါတ်ကို ဖျက်သိမ်းပြီးနောက် 90 ms (အမြင့်ဆုံး) နှောင့်နှေးပြီးနောက်၊ စက်တွင်းနာရီများအားလုံးကို အခိုင်အမာအတည်ပြုပြီး၊ အတွင်းပိုင်းလော့ဂျစ်ကို ပြန်လည်သတ်မှတ်ခြင်းမှ ထုတ်လွှတ်ပေးပြီး အတွင်းပိုင်း SPI၊ PHY 1 နှင့် PHY 2 မှတ်ပုံတင်မှုများကို SPI မှ ဝင်ရောက်ကြည့်ရှုနိုင်မည်ဖြစ်သည်။RESET ပင်နံပါတ်ကို နိမ့်ယူပြီး RESET ပင်နံပါတ် နိမ့်ပြီးနောက် 70 ms (အမြင့်ဆုံး) နိမ့်နေချိန်တွင် CLK25_REF နာရီအထွက်အား နိမ့်နေပါသည်။

    အထက်ဖော်ပြပါ အကြောင်းအရာအားလုံးသည် ယခုတစ်ကြိမ် တည်းဖြတ်သူ၏ နိဒါန်းများဖြစ်သည်။၎င်းအကြောင်းကို ပိုမိုသိရှိလိုပါက၊ ၎င်းကို ကျွန်ုပ်တို့၏ ဝဘ်ဆိုက်တွင် သို့မဟုတ် Baidu နှင့် Google တို့တွင် ရှာဖွေကြည့်ရှုနိုင်ပါသည်။

    https://www.smart-xlink.com/products.html

    ဝဘ်-  www.hdv-tech.com <https://hdv-tech.en.alibaba.com>

    Google ဝဘ်ဆိုဒ်-https://www.hdv-fiber.com/

    HDV စက်ရုံ လင့်ခ်-https://youtu.be/xpIZK8Zm4Og



    ဝဘ် 聊天