• sales@hdv-tech.com
  • 24h onlinetjänst:
    • 7189078c
    • sns03
    • 6660e33e
    • youtube 拷贝
    • Instagram

    Med möjlighet till automatisk förhandling är denna Ethernet-switchprodukt fantastisk

    Posttid: 2022-02-02

    ADI ADIN2111 Ethernet-switch kommer att vara det huvudsakliga introduktionsobjektet för följande innehåll.Genom denna artikel hoppas redaktören att alla kan ha viss kunskap och förståelse för dess relaterade situation och information.Detaljerna är som följer.

    ADIN2111 är en switch med låg effekt och låg komplexitet med dubbla Ethernet-portar som integrerar en 10BASE-T1L PHY och en SPI-port (Serial Peripheral Interface).Enheten använder en nod med låg strömbegränsning för industriella Ethernet-tillämpningar och är kompatibel med IEEE® 802.3cg-2019™ Ethernet-standarden för långdistans 10 Mbps Single Pair Ethernet (SPE).Switchen (cut-through eller store-and-forward) stöder flera kablagekonfigurationer mellan de två Ethernet-portarna och SPI-värdporten, vilket ger en flexibel lösning för linje-, daisy-chain- eller ringnätverkstopologier.

    ADIN2111 stöder upp till 1700 meters kabelräckvidd med ultralåg strömförbrukning på 77 mW.De två PHY-kärnorna stöder 1,0 V pp och 2,4 V pp drift enligt definitionen i IEEE 802.3cg-standarden och kan matas från en enda 1,8 V eller 3,3 V matningsskena.ADIN2111 är tillgänglig i en ohanterad konfiguration där enheten automatiskt vidarebefordrar trafik mellan två Ethernet-portar.

    Enheten integrerar en switch, två Ethernet-fysikaliska lager (PHY)-kärnor med MAC-gränssnitt (Media Access Control) och alla tillhörande analoga kretsar, ingångs- och utgångsklockbuffringsenheter.Enheten inkluderar även interna buffertköer, SPI- och delsystemregister samt styrlogik för att hantera återställning och klockkontroll och hårdvarustiftkonfiguration.

    ADIN2111 integrerar spänningsförsörjningsövervakningskretsar och power-on-reset (POR)-kretsar för förbättrad robusthet på systemnivå.Den 4-trådiga SPI som används för att kommunicera med värden kan konfigureras som OPEN Alliance SPI eller Generic SPI.Båda lägena stöder valfritt dataskydd eller Cyclic Redundancy Check (CRC).

    Varje PHY i ADIN2111 kan också konfigureras för att generera ett hårdvaruavbrott efter en hårdvaruåterställning (ÅTERSTÄLLNING stift drog lågt) genom att ställa in CRSM_HRD_RST_IRQ_EN biten i motsvarande PHY:s systemavbrottsmaskregister (CRSM_IRQ_MASK).Även om båda PHY kan användas för att generera hårdvaruavbrott, rekommenderas PHY 1 för detta ändamål.Efter att SPI-mastern tar emot ett hårdvaruavbrott från INT-stiftet, sätts PHYINT-biten (respektive P2_PHYINT-biten) på statusregister 0 (respektive statusregister 1) till 1, vilket meddelar avbrottet från PHY 1 (respektive PHY) 2) .Källan till avbrottet kan sedan kontrolleras med hjälp av CRSM_HRD_RST_IRQ_LH-biten i motsvarande PHY:s systemavbrottsstatusregister (CRSM_IRQ_STATUS).

    För systemverifiering med en extern värdkontroller kan varje PHY i ADIN2111 begäras att generera ett hårdvaruavbrott på INT-stiftet med hjälp av CRSM_SW_IRQ_REQ-biten i systemavbrottsmaskregistret (CRSM_IRQ_MASK).Även om båda PHY kan användas för att generera hårdvaruavbrott, rekommenderas PHY 1 för detta ändamål.Efter att SPI-mastern tar emot ett hårdvaruavbrott från INT-stiftet, sätts PHYINT-biten (respektive P2_PHYINT-biten) i statusregister 0 (respektive statusregister 1) till 1, vilket meddelar avbrottet från PHY 1 (respektive PHY) 2) .Källan till avbrottet kan sedan kontrolleras med hjälp av CRSM_SW_IRQ_LH-biten i motsvarande PHY:s systemavbrottsstatusregister (CRSM_IRQ_STATUS).

    Varje ADIN2111 PHY kan också generera ett systemfelavbrott.Avbrottsflaggorna är belägna i den reserverade bitsektionen i motsvarande PHY:s systemavbrottsstatusregister (CRSM_IRQ_STATUS).Systemavbrottsmaskregistret (CRSM_IRQ_MASK) måste konfigureras på motsvarande PHY för att möjliggöra systemfelavbrott.Se Tabell 212 för detaljer om avbrottsmaskering.ADIN2111 måste genomgå en hårdvaruåterställning för att återställa från ett systemfelavbrott från en av de två PHY:erna (den reserverade CRSM_IRQ_STATUS-biten läser 1 på respektive PHY).

    ADIN2111 inkluderar en strömförsörjningsövervakningskrets för att säkerställa att chippet har rätt spänningsförsörjning innan startsekvensen initieras.Under uppstart förblir ADIN2111 i ett hårdvaruåterställningstillstånd tills varje försörjning överskrider sin lägsta stigande tröskel och försörjningen anses vara bra.

    En hårdvaruåterställning initieras av strömåterställningskretsen eller genom att driva RESET-stiftet lågt i minst 10 µs.ADIN2111 inkluderar en deglitch-krets på detta stift för att avvisa pulser kortare än 1 µs.När RESET-stiftet avaktiveras förblir alla in-/utgångsstift (I/O) i trelägesläge, hårdvarukonfigurationsstiften är låsta och I/O-stiften konfigureras till sitt funktionella läge.Kristalloscillatorkretsen är aktiverad när alla externa och interna strömförsörjningar är giltiga och stabila.Efter att kristallen startar och stabiliserats, aktiveras den faslåsta slingan (PLL).Efter en fördröjning på 90 ms (max) efter att RESET-stiftet avaktiverats, bekräftas alla interna klockor, den interna logiken frigörs från återställning och alla interna SPI-, PHY 1- och PHY 2-register är tillgängliga från SPI.CLK25_REF-klockutgången hålls låg när RESET-stiftet är lågt och förblir lågt i 70 ms (max) efter att RESET-stiftet har tagits lågt.

    Allt ovanstående innehåll är all introduktion från redaktören denna gång.Om du vill veta mer om det, kanske du vill utforska det på vår webbplats eller på Baidu och Google.

    https://www.smart-xlink.com/products.html

    Webb:  www.hdv-tech.com <https://hdv-tech.en.alibaba.com>

    Googles webbplats:https://www.hdv-fiber.com/

    HDV Factory Link:https://youtu.be/xpIZK8Zm4Og



    webb聊天