• sales@hdv-tech.com
  • 24-urna spletna storitev:
    • 7189078c
    • sns03
    • 6660e33e
    • youtube 拷贝
    • instagram

    Z zmožnostjo samodejnega pogajanja je ta izdelek Ethernet stikala neverjeten

    Čas objave: Apr-02-2022

    Ethernetno stikalo ADI ADIN2111 bo glavni uvodni predmet naslednje vsebine.Urednik upa, da bo s tem člankom vsak pridobil nekaj znanja in razumel s tem povezano situacijo in informacije.Podrobnosti so naslednje.

    ADIN2111 je nizkoenergetsko, nizko zapleteno stikalo z dvojnimi ethernetnimi vrati, ki združuje 10BASE-T1L PHY in vrata serijskega perifernega vmesnika (SPI).Naprava uporablja omejeno vozlišče z nizko porabo energije za aplikacije industrijskega etherneta in je združljiva s standardom IEEE® 802.3cg-2019™ za ethernetni ethernet na dolge razdalje 10 Mb/s z enim parom ethernetov (SPE).Stikalo (cut-through ali store-and-forward) podpira več konfiguracij kablov med dvema ethernetnima priključkoma in gostiteljskim priključkom SPI, kar zagotavlja prilagodljivo rešitev za omrežne topologije linije, verižne ali obročaste mreže.

    ADIN2111 podpira do 1700 metrov dosega kabla z izjemno nizko porabo energije 77 mW.Dve jedri PHY podpirata delovanje 1,0 V pp in 2,4 V pp, kot je opredeljeno v standardu IEEE 802.3cg, in se lahko napajata iz ene same napajalne tirnice 1,8 V ali 3,3 V.ADIN2111 je na voljo v neupravljani konfiguraciji, kjer naprava samodejno posreduje promet med dvema ethernetnima priključkoma.

    Naprava vključuje stikalo, dve jedri fizičnega sloja Ethernet (PHY) z vmesniki za nadzor dostopa do medijev (MAC) in vsa pripadajoča analogna vezja ter naprave za medpomnilnik vhodne in izhodne ure.Naprava vključuje tudi notranje čakalne vrste vmesnega pomnilnika, registre SPI in podsistema ter krmilno logiko za upravljanje ponastavitve in nadzora ure ter konfiguracijo pinov strojne opreme.

    ADIN2111 združuje vezje za spremljanje napetosti in vezje ob ponastavitvi (POR) za izboljšano robustnost na ravni sistema.4-žilni SPI, ki se uporablja za komunikacijo z gostiteljem, je mogoče konfigurirati kot OPEN Alliance SPI ali Generic SPI.Oba načina podpirata izbirno zaščito podatkov ali ciklično preverjanje redundance (CRC).

    Vsak PHY ADIN2111 je mogoče konfigurirati tudi za ustvarjanje prekinitve strojne opreme po ponastavitvi strojne opreme (pin RESET potegnjen nizko) z nastavitvijo bita CRSM_HRD_RST_IRQ_EN v ustreznem registru sistemske prekinitvene maske (CRSM_IRQ_MASK) PHY.Čeprav se lahko oba PHY uporabljata za generiranje prekinitev strojne opreme, se za ta namen priporoča PHY 1.Ko glavni SPI prejme prekinitev strojne opreme s pina INT, je bit PHYINT (oziroma P2_PHYINT bit) v statusnem registru 0 (oziroma statusnem registru 1) prav tako nastavljen na 1, kar sporoči prekinitev iz PHY 1 (oziroma PHY 2) .Vir prekinitve je nato mogoče preveriti z uporabo bita CRSM_HRD_RST_IRQ_LH v ustreznem statusnem registru sistemskih prekinitev (CRSM_IRQ_STATUS) PHY.

    Za sistemsko preverjanje z uporabo zunanjega krmilnika gostitelja je mogoče od vsakega PHY ADIN2111 zahtevati, da ustvari prekinitev strojne opreme na zatiču INT z uporabo bita CRSM_SW_IRQ_REQ v registru maske sistemske prekinitve (CRSM_IRQ_MASK).Čeprav se lahko oba PHY uporabljata za generiranje prekinitev strojne opreme, se za ta namen priporoča PHY 1.Ko glavni SPI prejme prekinitev strojne opreme s pina INT, je bit PHYINT (oziroma P2_PHYINT bit) v statusnem registru 0 (oziroma statusnem registru 1) prav tako nastavljen na 1, kar sporoči prekinitev s PHY 1 (oziroma PHY 2) .Vir prekinitve je nato mogoče preveriti z uporabo bita CRSM_SW_IRQ_LH v ustreznem registru statusa sistemske prekinitve (CRSM_IRQ_STATUS) PHY.

    Vsak ADIN2111 PHY lahko ustvari tudi prekinitev sistemske napake.Prekinitvene zastavice se nahajajo v razdelku rezerviranih bitov ustreznega registra statusa sistemskih prekinitev (CRSM_IRQ_STATUS) PHY.Register sistemske prekinitvene maske (CRSM_IRQ_MASK) mora biti konfiguriran na ustreznem PHY, da se omogočijo prekinitve sistemskih napak.Za podrobnosti o maskiranju prekinitev glejte tabelo 212.ADIN2111 mora opraviti ponastavitev strojne opreme, da se obnovi po prekinitvi sistemske napake iz enega od dveh PHY (rezervirani bit CRSM_IRQ_STATUS bere 1 na ustreznem PHY).

    ADIN2111 vključuje vezje za nadzor napajanja, ki zagotavlja, da ima čip ustrezno napetost, preden začne zaporedje vklopa.Med vklopom ostane ADIN2111 v stanju ponastavitve strojne opreme, dokler vsak napajalnik ne preseže svojega minimalnega naraščajočega praga in se napajalna vrednost šteje za dobro.

    Ponastavitev strojne opreme se sproži z vezjem za ponastavitev ob vklopu ali z nizkim pritiskom na pin RESET za vsaj 10 µs.ADIN2111 vključuje vezje za odpravljanje napak na tem zatiču za zavrnitev impulzov, krajših od 1 µs.Ko je zatič RESET odstranjen, ostanejo vsi vhodno/izhodni (I/O) zatiči v načinu treh stanj, zatiči za konfiguracijo strojne opreme so zaskočeni, zatiči V/I pa so konfigurirani v svojem funkcionalnem načinu.Vezje kristalnega oscilatorja je omogočeno, ko so vsi zunanji in notranji napajalniki veljavni in stabilni.Ko se kristal zažene in stabilizira, je omogočena fazno zaklenjena zanka (PLL).Po zakasnitvi 90 ms (največ) po odstranitvi zatiča RESET se uveljavijo vse notranje ure, notranja logika se sprosti iz ponastavitve in vsi notranji registri SPI, PHY 1 in PHY 2 so dostopni iz SPI.Izhod ure CLK25_REF ostane nizek, ko je pin RESET nizek, in ostane nizek 70 ms (največ), potem ko je pin RESET nizek.

    Vsa zgornja vsebina je ves uvod, ki ga prinaša tokratni urednik.Če želite izvedeti več o tem, ga boste morda želeli raziskati na naši spletni strani ali v Baiduju in Googlu.

    https://www.smart-xlink.com/products.html

    Splet:  www.hdv-tech.com <https://hdv-tech.en.alibaba.com>

    Googlovo spletno mesto:https://www.hdv-fiber.com/

    HDV tovarniška povezava:https://youtu.be/xpIZK8Zm4Og



    splet 聊天